PyxIS实现

Pyxis工具,作为Mentor新的Pyxis定制IC设计平台的一部分,为施工布局输入和编辑提供了一个高效的环境。

细节

概述

Pyxis工具结合了柱塞布局在分层SDL(原理图驱动布局)环境中,使设计工程师能够在不牺牲布局质量的情况下快速创建复杂的设计。“原理图驱动布局(SDL)是一种设计方法,它使设计工程师能够创建”按结构更正”布局。

通过使用设计的连接性,Pyxis实现了布局数据的自动创建,在保持布局和示意图之间的关系的同时,缩短设计周期时间,确保布局不受LVS违规的影响。任何多边形的混合,设备生成器(自定义,内置或来自铸造厂提供的工艺设计套件)布局环境支持单元数据。Pyxis实现了在进度和绩效目标之间架起桥梁,与传统的手动布局方法相比,提供的生产力提高了50倍。

使用SDL,设计工程师可以拾取和放置自动或图形化的设备。带有交叉探测的动态连接显示使布局和示意图之间的导航变得快速和容易。然后可以使用内置的交互式路由器快速连接放置的设备,或可选的约束驱动的Pyxis自定义路由器。SDL环境中也支持NetList驱动的布局。

无缝集成

Pyxis实现与Pyxis定制IC设计平台中的其他解决方案无缝交互以创建,发展,模拟,验证,优化和实现即使是最具挑战性的全定制模拟和混合信号集成电路设计,第一次快速准确。

作为设计师,在单一环境中,您享受一致的外观和感觉,是否创建示意图,方块图,符号,或HDL表示。此外,Mentor的铸造合作伙伴提供了与Pyxis定制IC设计平台解决方案一起使用的认证设计工具包。

约束驱动的自定义路由

Pyxis自定义路由器,Pyxis工具的附加选项,介绍了一个高级自定义路由功能的集成工具箱。工具箱包括一个用于缓解拥塞的全局路由器,一种具有丰富的逐网和逐层约束机制的详细的信号路由器,以及可选的辅助电源和预布线路由器,支持通过网格实现多个电源域的交织,环,或卡车结构或不同结构的组合。更多信息,请查看Pyxis自定义路由器数据表.

好处和选择

关键利益

  • 与手动布局方法相比,布局设计吞吐量提高了50倍。
  • 多个工具支持不断提高的布局自动化级别。
  • 减少设计规则检查(DRC)调试周期,从而缩短了上市时间。
  • 验证DRC和布局与整个布局过程中的原理图(LVS)正确性,没有添加复杂的步骤。
  • 创建DRC/LVS–通过简单的命令更正复杂的布局,以提高最终产品的可靠性。
  • 允许在设计周期的任何点根据对原理图的更新更改布局。

选项

  • PyxIS TFT-LCD–将平板设计所需的功能添加到Pyxis工具中
  • Pyxis模拟设备–Pyxis工具的模拟设备生成器
  • Pyxis数字设备–Pyxis工具的MOS设备生成器
  • 延性图–允许从Pyxis工具打印到HP绘图仪
  • Pyxis自定义路由器–将约束驱动的自定义路由功能添加到Pyxis实现中
    • Pyxis预连线(新)–为Pyxis自定义路由器添加了电源域支持功能
  • 栓钉装配–为Pyxis工具添加高级楼层规划功能
闲聊γ 接触